МЕТОДИЧЕСКИЕ УКАЗАНИЯ

И ЗАДАНИЯ К ВЫПОЛНЕНИЮ КОМПЛЕКСНОЙ ЛАБОРАТОРНОЙ РАБОТЫ ПО ДИСЦИПЛИНЕ

"ТЕОРИЯ И ПРОЕКТИРОВАНИЕ СПЕЦИАЛИЗИРОВАННЫХ ЭВМ"

ЧАСТЬ II

для студентов специальности

7.091501 "Компьютерные интеллектуальные системы и сети"

Е.А.Башков, C.А.Зори.- Донецк: ДонГТУ, 1998.






Приведены варианты заданий и порядок выполнения второй части лабораторных работ по дисциплине "Теория и проектирование специализированных ЭВМ".






В В Е Д Е Н И Е


Целью комплексной лабораторной работы по курсу "Теория и проектирование специализированных ЭВМ" является углубление знаний и обобщение навыков проектирования аппаратного и программного обеспечения специализированных вычислительных устройств, ориентированных на управление некоторым объектом.

В представляемом комплексе лабораторных работ в качестве базы микропроцессорной системы управления выбран микроконтроллер КМI8I6ВЕ5I. Этот микроконтроллер является аналогом известного семейства контроллеров I805I фирмы INTEL и ориентирован на построение эффективных цифровых управляющих систем.

Данная комплексная лабораторная работа может рассматриваться как дальнейшее развитие первой части лабораторного курса по дисциплине "Теория и проектирование специализированных ЭВМ". Выполнение настоящего комплекса лабораторных работ является подготовкой к самостоятельной разработке дипломного проекта в части как формирования технических решений, так и разработки и оформления технической документации.

В результате проектирования студенты должны получить функциональную и принципиальную схемы микропроцессорной системы управления, разработать и отладить соответствующее программное обеспечение. Отладку программного обеспечения рекомендуется проводить на ЭВМ класса IBM PC с использованием эмулятора микроконтроллера FD-5I.


1. ЗАДАНИЕ НА КОМПЛЕКСНУЮ ЛАБОРАТОРНУЮ РАБОТУ


I.I. Цели проектирования


Целью выполнения комплексной лабораторной работы является разработка проекта микропроцессорной встраиваемой системы управления некоторым объектом на базе контроллера КМI8I6ВЕ5I. В качестве объекта управления выступает линейка матрично-светодиодных индикаторов (МСИ), выполняющая функции устройства отображения.


I.2. Состав проектируемой системы управления

Проектируемая микропроцессорная система управления должна включать (рис. 1):

- микроконтроллер КМI8I6ВЕ5I,

- группу датчиков двухпозиционных сигналов X0...X7,

- схемы согласования,

- линейку матричных светодиодных индикаторов МСИ1...МСИs,

- схемы управления линейкой МСИ,

- аналого-цифровой преобразователь (АЦП),

- аналоговый коммутатор (АК) на n-входов Yi.




























I.3. Функции системы управления

Проектируемая микропроцессорная система должна выполнять следующие функции:

1. Система управления производит опрос n-аналоговых сигналов через цепочку АК-АЦП и двухпозиционных датчиков с периодом T сек.

2. По результатам опроса вычисляются булевы функции F1(X0...X7) и F2(Z0...Z7), где Z1,...,Zn - цифровой эквивалент аналоговых сигналов Y1,...,Yn соответственно.

3. В зависимости от результата вычислений функций F1 и F2 на индикацию выдаются различные сообщения в соответствии с табл.1. Тип каждого сообщения приводится в вариантах заданий к данной комплексной лабораторной работе.

4. Сообщения должны выдаваться непрерывно в течение интервала T сек, в режиме бегущей строки. Один раз в 50 мс (f=20 Гц) по очереди зажигаются все колонки МСИ. Каждые 500 мс ( f=2 Гц) должен происходить сдвиг сообщения на одну колонку влево. Таким образом должно производится смещение сообщения влево со скоростью 2 колонки в секунду.













1.4.Исходные данные к выполнению курсового проекта


Исходные данные для выполнения курсового проекта задаются в зависимости от последних двух цифр ( обозначим им KL) номера зачетной книжки :

1. Интервал опроса входных аналоговых и цифровых сигналов

T=(0.5*L+1),секунд

2. Количество МСИ

S=3+K

3. Количество аналоговых входов

n=2*(l+5)

4. Вид функции F1(x) определяется следующим образом.

Обозначим каждый разряд байта, принятого из порта P0, так, как показано на рис.2. Тогда вид функции имеет следующий вид:

F1=(X7)OP1(X6)OP2(X5)OP3(X4)OP4(X3)OP5(X2)OP6(X1)OP7(X0)

где OPi-булевая операция, находится в табл.2, а каждая переменная Xi может входить в выражение прямо или инверсно ( определяется по табл.3).

5.Вид функции F2(Z) задан в табл.4. Если заданное условие ложно, то F2(Z)=0, если истинно - то F2(Z)=1.


6.Вид сообщений :

СООБЩЕНИЕ 0 - ФАМИЛИЯ студента,

СООБЩЕНИЕ 1 - ИМЯ студента,

СООБЩЕНИЕ 2 - ОТЧЕСТВО студента,

СООБЩЕНИЕ 3 - ГРУППА.






Таблица 2. Список булевых операций


Таблица 3. Значения переменных









































2. ОРГАНИЗАЦИЯ ВЫПОЛНЕНИЯ КОМПЛЕКСНОЙ ЛАБОРАТОРНОЙ РАБОТЫ


Комплексная лабораторная работа выполняется в течение восьмого семестра. Объем аудиторной работы 32 часа, объем самостоятельной работы 32 часа. Комплексная лабораторная работа включает поэтапное выполнение четырех лабораторных работ, соответствующих четырем этапам проектирования микроконтроллерной системы управления.

На первой неделе восьмого семестра производится выдача задания на комплексную лабораторную работу с оформлением на каждого студента технического задания (приложение А).

Руководитель лабораторной работы помогает студенту уяснить цель и задачи проекта, спланировать работу, консультирует его по отдельным вопросам, наблюдает за своевременностью выполнения, надлежащим объемом и соответствием содержания этапов разработки и проекта в целом предъявленным требованиям. Руководитель не дает готовых решений, его советы и указания призваны служить развитию максимальной самостоятельности студента.


Комплексная лабораторная работа защищается поэтапно в соответствии с нижеследующим графиком выполнения отдельных лабораторных работ.

Лабораторная работа № 1. Подсистемы вывода информации для специализированной микроконтроллерной системы управления

1.1. Разработка функциональной схемы подсистемы вывода и кодировка сообщений вывода и подготовка массивов (2 неделя, 2 часа)

1.2. Разработка и отладка подпрограмм вывода информации (3-4 недели, 4 часа)

1.3. Разработка принципиальной схемы подсистемы вывода (5 неделя 2 часа)

1.4. Оформление и защита отчета по работе (6 неделя, 2 часа).

Лабораторная работа № 2. Подсистема ввода аналоговой информации для специализированной микроконтроллерной системы управления

2.1. Выбор типа АЦП и разработка функциональной схемы подсистемы ввода аналоговой информации (7 неделя, 2 часа)

2.2. Разработка и отладка подпрограмм ввода аналоговой информации и вычисления функции 2 (8 неделя, 2 часа)

2.3. Разработка принципиальной схемы подсистемы ввода аналоговой информации (9 неделя, 2 часа)

2.4. Оформление и защита отчета по работе (10 неделя, 2 часа).

Лабораторная работа № 3. Подсистема ввода дискретной информации для специализированной микроконтроллерной системы управления

3.1. Разработка функциональной и принципиальной схем подсистемы ввода дискретной информации (подключение к ПК) (11 неделя, 2 часа)

3.2. Разработка и отладка драйвера обмена с ПК и вычисления функции 1 (12 неделя, 2 часа)

3.3. Оформление и защита отчета по работе (13 неделя, 2 часа).

Лабораторная работа № 4. Подсистема управления для специализированной микроконтроллерной системы управления

4.1. Разработка схемы синхронизации и начального запуска микроконтроллера. Расчет временных параметров. Разработка общего алгоритма функционирования. Разработка и отладка основной программы (14 неделя - 2 часа).

  1. Оформление и защита отчета по работе (15 неделя - 2 часа).

3. МЕТОДИЧЕСКИЕ УКАЗАНИЯ К ВЫПОЛНЕНИЕ КОМПЛЕКСНОЙ ЛАБОРАТОРНОЙ РАБОТЫ


3.1. ЛАБОРАТОРНАЯ РАБОТА № 1. Подсистема вывода информации для специализированной микроконтроллерной системы управления


3.1.1. Структура МСИ и кодирование символов

Устройство отображения построено на линейке матричных светодиодных индикаторов (МСИ) типа АЛ306 [2], который представляет собой набор светодиодов, расположенных в узлах координатной сетки 7 * 5. Внутреннюю структуру индикатора поясняет рис.3.



























При подаче на i-й вход строки высокого, а на j-й вход столбца низкого уровня, светодиод (i,j) загорается. Максимально допустимое значение тока через открытый светодиод составляет 11 мА. Падение напряжения на открытом светодиоде при протекании через него тока 10 мА составляет 2В.

Формат МСИ и кодирование символа "А" показаны на рис.4.


3.1.2. Общая организация программного обеспечения

Приведенная ниже организация программного обеспечения (ПО) носит рекомендательный характер и может быть аргументировано изменена разработчиком.

























Разрабатываемое ПО контроллера управления линейкой МСИ условно можно разбить на шесть программ.

1. Основная программа. В ее функции входит анализ текущего времени, а также начальная настройка таймеров-счетчиков, каналов АЦП, задание начальных условий, вызов подпрограммы индикации DISPLAY, по истечение T сек - подпрограммы опроса порта P0 и P3 и вычисления функций F1,F2 и признака F0. Блок-схема основной программы приведена на рис.5.

Два счетчика RT1 и RT2 производят временной отсчет 50 мс и T сек соответственно.

2. Программа расчета времени. Является обработчиком прерывания от таймера- счетчика 0 (TC0) каждые 250 мкс. Состоит из одного блока : увеличение счетчика RT1 на единицу , после чего осуществляется возврат в основную программу.

3. Программа индикации ( DISPLAY). Рассматривается в разделе 3.1.5.

4. Программа опроса порта P0 и вычисления F1. Задание на вычисление функции F1 аналогично заданию к лабораторной работе N4 первой части курса "ТП специализированных ЦВМ". Поэтому для получения более подробной информации рекомендуется обратиться к методическим указаниям к этому лабораторному курсу.

5. Программ опроса порта и вычисление F2 . Рассматривается в разделе 3.6.

6. Программа вычисления признака F0. Значению признакаF0 присваивается значение 0 , 1 , 2 или 3 в зависимости от вычисленных значений функций F1 и F2 ( см. табл. 1 ) .













































3.1.3. Разработка функциональной схемы устройства отображения

Общая функциональная схема устройства отображения с четырьмя МСИ изображена на рис. 6. В ее состав помимо МСИ включены порты P1 и P2 контроллера ВЕ51 , буферные схемы для согласования нагрузочной способности порта P1 и линейки МСИ , а также для ограничения по току , протекающему через светодиод МСИ , дешифратор ДШ для выборки соответствующей колонки устройства отображения ,

буферные схемы Бi с открытым коллектором для согласования нагрузочной способности дешифратора по току.































В основу работы устройства отображения положены общие принципы получения немерцающего изображения, известные из телевидения. В проектируемом устройстве каждая колонка линейки МСИ регенерируется с частотой 20 Гц , что является достаточным для выдачи необходимых сообщений без заметных глазу мерцаний. Поясним работу устройства отображения примером . Пусть необходимо выдать сообщение в виде символа "A", коды которого приведены на рис.4. Перед каждой выдачей очередного кода символа на линейку МСИ производиться гашение всех колонок путем выдачи на вход CS выборки кристалла ДШ уровня, запрещающего дешифрацию кода, поступающего на информационные входы ДШ. Подобный сигнал телевидении называется сигналом бланкирования (гашения) развертки . Отметим, что этот сигнал выдается седьмым разрядом порта P2-P2.7.

После выдачи сигнала бланкирования произведем выдачу через порт P1 первого байта символа "A" - 7E, а через P2 (вернее через его младшие семь разрядов) - адрес 0 колонки, в которой необходимо засветить этот байт, после чего снимем сигнал бланкирования. При этом ДШ произведет дешифрацию адреса колонки и левая колонка светодиодов МИС1 начнет отображать заданный код. После небольшой паузы (10 мкс) процесс повторяется с выдачей очередных кодов символов - 11, 11, 11, 7F, а в случае выдачи целого сообщения - до конца сообщения.

3.1.4. Кодирование сообщений.

Для упрощения алгоритма управления устройством отображения желательно (хотя и не обязательно ) выполнить кодировку сообщений в соответствии с рис.7. Каждый символ сообщения кодируется шестью байтами - пятью информационными и одним байтом пробела для задания межсимвольного расстояния. Поскольку выдача сообщений производится в режиме бегущей строки, то после последнего символа сообщение следует поместить коды пробела (6 байт).




















Излагаемый ниже алгоритм управления отображением предполагает также кодировку так называемого "хвоста", представляющего собой повтор кодировки первых символов сообщения.

Такая организация данных для каждого сообщения позволяет упростить переадресации при выдаче сообщений на линейку МСИ. Длина "хвоста" определяется количеством МСИ и равна количеству колонок в линейке МСИ.


3.1.5. Разработка подпрограммы отображения

Блок-схема программы отображения DISPLAY изображена на рис.8. Считается, что вызов программы будет производиться каждые 50 мс (20 раз в сек). Смещение кода по линейке МСИ должно происходить через каждые 500 мс.

Результат каждого вычисления функций F1 и F2 хранится в признаке пользователя F0.

Примем следующие обозначения:

CHR0 - количество символов фамилии,

CHR1 - количество символов имени,

CHR2 - количество символов отчества,

CHR3 - количество символов группы,

TABL0 - начальный адрес таблицы кодов фамилии,

TABL1 - начальный адрес таблицы кодов имени,

TABL2 - начальный адрес таблицы кодов отчества,












































TABL3 - начальный адрес таблицы кодов группы,

TABL - начальный адрес текущей таблицы в DPTR,


ZDR - вычитающий счетчик ожидания очередного смещения кодов по линейке МСИ для имитации движения СООБЩЕНИЯ. Изменяется от 10 (500мс/50мс) до нуля,

F0 - признак, указывающий какое сообщение необходимо выдавать на индикацию,

FOLD - старый признак сообщения,

DISP - текущее смещение в таблице, служит для смещения сообщения в линейке МСИ,

MDL - текущее максимальное смещение кодов по линейке МСИ,

MDL0 - максимальное смещение кодов по линейке МСИ для нулевого сообщения,

MDL1 - максимальное смещение кодов по линейке МСИ для первого сообщения,

MDL2 - максимальное смещение кодов по линейке МСИ для второго сообщения,

MDL3 - максимальное смещение кодов по линейке МСИ для третьего сообщения.

Определим длины таблиц для каждого из сообщений:

Length0 = 6*(CHR0 + 1) + 5*S - 1,

Length1 = 6*(CHR1 + 1) + 5*S - 1,

Length2 = 6*(CHR2 + 1) + 5*S - 1,

Length3 = 6*(CHR3 + 1) + 5*S - 1,


Тогда общая длина таблицы сообщений определяется по формуле:

Length = 6*(CHR0 + CHR1 + CHR2 + CHR3 + 4) + 20*S - 4,


Величины максимальных смещений кодов по линейке МСИ для каждого сообщения определяются по формулам:

MDL0 = 6*CHR0 + 5,

MDL1 = 6*CHR1 + 5,

MDL2 = 6*CHR2 + 5,

MDL3 = 6*CHR3 + 5,


Поясним алгоритм работы программы DISPLAY.

Работа подпрограммы начинается проверкой текущего и предыдущего признака выдаваемого сообщения F0 и FOLD. Если эти признаки равны (блок 1), то производится индикация с помощью подпрограммы SHOW 5*S байт массива, начальный адрес которых определяется суммой содержимого DPTR и DISP (блок 2). Из счетчика ZDR вычитается единица и осуществляется проверка его на нуль (блоки 3-4). Если ZDR не равен нулю, то производится выход из подпрограммы. В противном случае обнуление счетчика ZDR означает, что истекло 500 мс и необходимо произвести смещение кодов по линейке МСИ для реализации режима бегущей строки. При организации данных, приведенной на рис.7., для указанного смещения достаточно увеличить на единицу текущее смещение DISP (блок 6), предварительно восстановив начальное значение счетчика ZDR (блок 5). Проверкой текущего значения DISP с величиной MDL (блок 7) осуществляется проверка достижения смещения кодов по линейке МСИ до максимального, и, если это условие выполняется, производится обнуление (блок 8) DISP, что при последующих вызовах подпрограммы DISPLAY приведет к выборке очередных байт на индикацию с начала массива текущего сообщения.

Если признаки F0 и FOLD не равны между собой, то это означает, что при вычислении функции F1 и F2 произошло изменение признака F0 и на индикацию будет выдаваться другое сообщение. В блоке 9 производится обновление признака FOLD, а в блоках 10-18 формирование в DPTR и MLD начального адреса и максимального смещения по линейке МСИ для текущего сообщения соответственно.

Блоки 19-20 производят формирование начального смещения DISP и значения счетчика ZDR, после чего выполняются блоки 2-8 описанным выше способом. Отметим также, что при первом вызове подпрограммы DISPLAY для правильного функционирования необходимо предварительно обеспечить неравенство признаков F0 и FOLD для начальной инициализации регистра DPTR, текущего смещения DISP, максимального смещения MDL и счетчика ZDR.

Подпрограмма SHOW производит индикацию 5*S байт массива с начальным адресом DPTR+DISP на линейке МСИ. Блок схема подпрограммы SHOW приведена на рис.9. Примем следующие обозначения:

SELC - код выборки колонки в линейке МСИ. Изменяется от 0 до МС=5*S-1.

CN - счетчик задержки на свечение колонки. Изменяется от 5 до 0, обеспечивая задержку 5 мкс.

Работа подпрограммы поясняется комментариями.


3.1.6. Содержание отчета по лабораторной работе №1

  1. Задание на комплексную лабораторную работу.
  2. Структура микроконтроллерной системы управления.
  3. Функциональная схема подсистемы вывода информации.
  4. Блок-схемы программ подсистемы вывода информации и описание алгоритма функционирования.
  5. Кодировка сообщений
  6. Массивы кодов сообщений
  7. Текст программ подсистемы вывода информации.
  8. Разработка принципиальной схемы подсистемы вывода информации (расчет схем сопряжения).
  9. Принципиальная схема подсистемы вывода информации (А3).













































3.2. ЛАБОРАТОРНАЯ РАБОТА № 2. Подсистема вывода аналоговой информации для микроконтроллерной системы управления


3.2.1.Выбор метода аналого-цифрового преобразования

Предлагаемая подсистема аналогового опроса производит аналого-цифровое преобразование методом двойного интегрирования. Существует несколько аргументов в пользу указанного метода по равнению с другими:

Во-первых, простота реализации в аппаратуре и дешевизна входящих в нее электронных компонентов;

Во-вторых, время аналого-цифрового преобразования указанным методом для проектируемого устройства не является критичным, поскольку преобразование n-аналоговых сигналов 8-разрядным кодом производится в наихудшем случае до 15 мс, а это время не превышает 50 мс цикл регенерации линейки МСИ;

В-третьих, применение этого метода позволяет избежать введения дополнительной аппаратуры для управления аналоговым коммутатором. Действительно, для управления коммутатором потребуется в общем случае j=log2(n) цифровых сигналов для выбора одного из n аналоговых сигналов на вход АЦП. Если предположить, что порт P3 будет осуществлять прием цифрового кода аналогового сигнала, то практически все разряды портов контроллера будут задействованы и потребуется введение дополнительного коммутатора, который производил бы переключение отдельных разрядов, например порта P0, для управления аналоговым коммутатором. Применение метода двойного интегрирования снимает указанную проблему.


3.2.2. Разработка функциональной схемы подсистемы аналогового опроса


Функциональная схема подсистемы аналогового опроса приведена на рис.10. Предполагаем, что диапазон изменения аналоговых сигналов Yi составляет -10...0В. Предполагаем также, что Eоп= +10В.



















Подсистема аналогового опроса работает следующим образом. Первоначально на вход интегратора подается положительное напряжение Eоп. При этом на выходе интегратора установится отрицательный уровень, что повлечет за собой установление логического нуля на выходе компаратора.

Аналого-цифровое преобразование по методу двойного интегрирования состоит из двух этапов. На первом этапе производится интегрирование входного аналогового сигнала Yi строго определенное время Т1, которое обычно равно времени счета счетчика от 0 до переполнения (в нашем случае 8-разр.счетчик, следовательно считает до 256, т.е. 256 мкс). Отсчет временного интервала Т1 начинается с момента времени t0 смены знака интеграла напряжения Yi. Конец этапа интегрирования входного сигнала происходит в момент времени t1. В это время на вход интегратора подается опорное напряжение Eоп и одновременно запускается таймер, отсчитывающий цифровой эквивалент аналогового сигнала. Процесс отсчета заканчивается в момент времени t2, который определяется моментом смены знака интегрируемого напряжения. Таким образом, в течение времени T2 таймер производит отсчет цифрового эквивалента преобразуемого сигнала.

Общее время преобразования определяется по формуле:

TАЦП=T1+T2. (1)

Максимальное преобразование равно 2*256 мкс. Время Т1 должно быть таким, чтобы при максимальном входном напряжении Yi (в нашем случае -10В), т.е. при Yi=-Eоп,




























интегратор не вошел в насыщение (что в общем случае зависит еще и от правильного выбора величины RC). Выбор RC следует произвести самостоятельно, для чего необходимо вывести соответствующие формулы.



Приведенная на рис.10. функциональная схема АЦП обладает одним существенным недостатком. При определении общего времени преобразования по формуле (1) предполагалось, что время от момента подачи на вход интегратора входного напряжения Yi и до момента t0 бесконечно мало и им можно было пренебречь. Такое предположение будет справедливо только в случае, если величина напряжения начальных условий на выходе интегратора Uну составляет некоторую небольшую (порядка -0.1 ... -0.5 В ) величину. Если Uну>0, то представленная схема будет неправильно осуществлять аналого-цифровое преобразование. При Uну<0 общее время преобразования будет составлять величину TАЦП=T0+T1+T2, где T0 - время интегрирования входного аналогового сигнала до момента времени t0. При этом величина T0 будет соизмерима с T1 и T2 и ею пренебрегать уже нельзя. Особенно T0 будет большой при малых значениях входного сигнала. В таком случае T0 будет соизмеримо с TАЦП.

Для устранения указанного недостатка приведенную функциональную схему необходимо доработать. Указанная доработка заключается в установке перед началом аналого-цифрового преобразования на выходе интегратора напряжений начальных условий Uну, которое должно составлять величину порядка -0.1 ... -0.5 В.

Эту доработку необходимо выполнить самостоятельно. Следует учесть, что начальную установку интегратора необходимо производить в блоке инициализации основной программы и после каждого аналого-цифрового преобразования.

Временная диаграмма работы АЦП приведена на рис.11.


3.2.3 Разработка алгоритма управления аналого-цифровым преобразователем.

Блок-схема аналого-цифрового преобразователя приведена на рис.12. В представленной блок-схеме для представления напряжения начальных условий используется интегрирование опорного напряжения до достижения на выходе интегратора отрицательного напряжения.

В блоке 1 инициализации производится настройка таймера-счетчика 1 (TC1) на режим 8-битного таймера, а также подготовка начального адреса массива Z-30h пространстве DSEG. В блоках 2-3 осуществляется установка на выходе интегратора начального напряжения Uну. Для этого производится выдача через порт P3 кода, который коммутирует опорное напряжение Eоп на вход интегратора, после чего начинается процесс интегрирования. По достижению на выходе интегратора нулевого напряжения срабатывает компаратор, который устанавливает свое выходное напряжение на уровне логического нуля. При интегрировании контроллер производит опрос разряда порта P3.0, на который подан выход компаратора. При установлении опрашиваемого разряда в нуль начинается основной цикл аналого-цифрового преобразования.

В блоке 5 осуществляется обнуление TC1 и триггера переполнения этого счетчика TF1, в блоке G производится подключение входного напряжения Yi на вход интегратора и начало интегрирования. Контроллер в блоке 7 осуществляет ожидание момента времени t0, после чего запускает TC1 ( блок 8) и ожидает t1 - момента переполнения TC1, т.е. установления TF1 в единицу ( блок 9). После этого производится коммутация на вход интегратора опорного напряжения Eоп ( блок 10 ) и ожидание момента t2 ( блок 11 ).

По достижению t2 осуществляется останов TC1 и запись цифрового кода аналогового сигнала в 1-й элемент массива Z, после чего процесс преобразования повторяется для следующего входного сигнала.

После опроса всех аналоговых сигналов необходимо выполнить обработку массива Z путем вычисления функции F2.





















































3.2.4. Содержание отчета по лабораторной работе №2

  1. Структура подсистемы ввода аналоговых сигналов
  2. Выбор типа и разработка функциональной схемы АЦП
  3. Блок-схема программ подсистемы ввода аналоговых сигналов и описание алгоритмов их функционирования (включая блок-схему для функции F2)
  4. Текст программ подсистемы ввода аналоговых сигналов
  5. Разработка принципиальной схемы подсистемы ввода аналоговых сигналов
  6. Принципиальная схема подсистемы ввода аналоговых сигналов (А3)

3.3. ЛАБОРАТОРНАЯ РАБОТА № 3. Подсистема ввода дискретной информации для специализированной микроконтроллерной системы управления



3.4. ЛАБОРАТОРНАЯ РАБОТА № 4. Подсистема управления для специализированной микроконтроллерной системы управления




4. РЕКОМЕНДАЦИИ ПО РАЗРАБОТКЕ ПРИНЦИПИАЛЬНОЙ СХЕМЫ


Проектирование принципиальной схемы микропроцессорной системы управления необходимо производить на элементах широко распространенных серий: К155,К555,К1533,К1816,К590,К143 и пр. Поскольку проектируемая система имеет встраиваемый характер, то преимуществом должны обладать элементы, имеющие малое потребление энергии.



СПИСОК РЕКОМЕНДУЕМОЙ ЛИТЕРАТУРЫ


1. Сташин В.В. и др. Проектирование цифровых устройств на однокристальных микроконтроллерах / В.В.Сташин, А.В.Урусов, О.Ф.Мологонцева. - М.: Энергоатомиздат, 1990. - 224с.

2. Щелкунов З. Полупроводниковые приборы: диоды, тиристоры, оптоэлектронные приборы. Справочник / А.В.Баюков, А.Б.Гитцевич, А.А.Зайцев и др.; Под общ. ред. Н.Н.Горюнова. 2-е изд., перераб. - М.: Энергоатомиздат, 1985. -744с., ил.

3. Щелкунов Н.Н., Дианов А.П. Микропроцессорные средства и системы. - М.: Радио и связь, 1989. - 288с.

4. Микросхемы для бытовой аппаратуры. Справочник. И.В.Новаченко и др. - М.: Радио и связь, 1989. - 384с.

5. Применение оптоэлектронных приборов: Пер. с англ. С.Гейг, Д.Эванс, М.Ходапп, Х. Соренсен. - М.: Радио и связь, 1981. - 344с., ил.

  1. Интегральные схемы: Справочник / Б.В.Тарабрин и др.; По Б.В.Тарабрина. - М.: Радио и связь, 1984. - 528с.

 

ПРИЛОЖЕНИЕ А


ТЕХНИЧЕСКОЕ ЗАДАНИЕ

на выполнение комплексной лабораторной работы

по курсу "Теория проектирования специализированных ЭВМ"


Студенту группы ВТ-93а Иванову И.И., номер зачетной книжки 34567.

Срок сдачи


Лабораторной работы № 1

16 марта 1998 г.

Лабораторной работы № 2

13 апреля 1998 г.

Лабораторной работы № 3

4 мая 1998 г.

Лабораторной работы № 4

25 мая 1998 г.


Исходные данные к выполнению комплексной лабораторной работы:

1. Интервал опроса входных аналоговых и цифровых сигналов T=____ ,секунд

2. Количество МСИ S=_____

3. Количество аналоговых входов n=________

4. Вид функции F1(x) =

5.Вид функции F2(Z) =

6.Вид сообщений : СООБЩЕНИЕ 0 - _________, СООБЩЕНИЕ 1 - _________, СООБЩЕНИЕ 2 - ____________, СООБЩЕНИЕ 3 - ______________


Дата выдачи: "__" ___________ 199_г.


Задание принял к исполнению _____________ Иванов И.И.


Руководитель лабораторной работы _____________ Башков Е.А..

 

ПРИЛОЖЕНИЕ Б

0

Электрические параметры контроллера