Виберіть англійський чи український варіант сторінки.

                                            ENG                                 RUS 	
    
Моє фото Ритов
Олександр
Сергійович
гр. ВТ-97г
e-mail: alex_rytov@mail.ru

Тема магистерської дісертації: "Розробка діагностичної моделі FPGA - пристроїв та синтез тестів на її базі".

Керівник: доцент кафедри ЕОМ Зінченко Юрій Євгенійович.


Декілька слів про себе.

Народився 27 квітня 1980 року в місті Стаханові Луганської області. У 1986 року пішов до стахановскої середньої школи №13 в місті Теплогорську. У школі мені більше подобалися точні науки, такі як математика, фізика. Взагалі я любив ходити до школи, чому дуже сприяли викладачі нашої школи. З 8 років я пішов до музичної школи и з відзнакою закінчив її у 1993 року. У 9 класі закінчив комп'ютерні курси користувачів у Стаханівській гірничій інженерно-педагогічній академії, а на наступного року почав ходити на заняття з програмування. Усе це і визначило вибір моєї майбутньої професії.

У 1997 року я закінчив школу с срібною медаллю и в тому ж році поступив до Донецького національного технічеського університету на факультет "Обчислювальної техніки та інформатики" за спеціальністю "Комп'ютерні системи і мережі". У травні 2001 року брав участь у тестуванні за напрямком VHDL (Very high speed integrated curcuits Hardware Description Language) - технологій, котре проводила американська фірма Aldec Inc. у Київі. В результаті тестування отримав сертифікат за дисциплиною VHDL - syntheses та був запрошений на проходження стажування в польському філіалі фірми в місті Катовіце. Стажування проходило с середини липня до 1-го вересня 2001 року. За час стажування приймав участь в тестуванні бета версії САПР Active-VHDL5.0, а також в тестуванні бібліотечних VHDL -проектів та -функцій. Засвоїв створення закінчених проектів FPGA-пристроїв з використанням інструментальних засобів Active-VHDL, Synopsys FPGA Express, Xillinx Foundation та середовища моделювання ModelSim. Також ознайомився з новим методом тестування проектів пристроїв на базі HES - технології, використання якого значно прискорює та полегшує цей трудомісткий процес.

У Польщі мені вдалося не тільки отримати нові знання, але і відвідати цікаві місця. Я побував у палаці короля та в водному парку в Кракові, а також у музеї Другої Світової війни в Освенцимі.

Тема моєї наукової праці: "Розробка діагностичної моделі FPGA - пристроїв та синтез тестів на її базі". Мій вибір можна пояснити тим, що в останній час різноманітні дискретні пристрої знаходять використання у різних областях діяльності людини. У зв'язку з цим, при проектуванні пристроїв, особливу увагу приділяють їх надійності, тому що часто від правильної роботи пристроїв залежить здоров'я та життя людини. У майбутньому, я сподіваюсь, за допомогою результатів моєї наукової праці процес верифікації пристроїв на базі FPGA стане менш трудомістким та більш швидким, що полегшить процес проектування дискретних пристроїв.

Серед моїх захоплень основними можна назвати музику та спорт. Музику я полюбляю не тільки слухати, але і сам граю на гітарі. Що до спорту, то мені подобається плавання, велоспорт. Також цікавлюсь новими комп'ютерними технологіями. До професійних захоплень можна віднести усе, що пов'язано з проектуванням обчислювальної техніки за допомогою HDL(Hardware Description Language)-, FPGA(Field Progammable Gate Array)- та ASIC(Applications Specific Integrated Circuit)-технологій.