Ссылки
на ресурсы по кэш-памяти:
В
статье рассмотрена иерархия памяти. Принципы организации основной памяти в
современных компьютерах. Виртуальная память и организация защиты памяти.
Структура и функционирование
конвейера
В
статье описана общая структура конвейерных
систем, а также особенности
организации кэш памяти в конвейерных
системах.
В
статье рассмотрена общая концепция кэш памяти,
методы размещения блоков в кэш памяти, методы поиска блоков в кэш памяти.
Аппаратные
средства вычислительной техники
В
статье рассмотрены особенности RISC _ архитектуры. Согласование пропускных
способностей микропроцессора и памяти. Защита памяти. Кэширование адреса.
В
статье рассмотрены методы распределения памяти без использования и с
использованием дискового пространства. Распределение памяти фиксированными
разделами. Иерархия запоминающих устройств. Принцип кэширования данных.
Архитектура ЭВМ ЦЕНТРАЛЬНЫЕ
УСТРОЙСТВА ЭВМ
В
статье рассмотрен состав, устройство и принцип действия основной памяти.
В
статье рассмотрена общая организация кэш-памяти
и анализ увеличения ее производительности.
Будущее высокопроизводительных
вычислительных систем
В
статье описываются универсальные системы с фиксированной структурой,
многопроцессорные серверы из серийных компонентов, направления развития
микропроцессоров, специализированные системы с фиксированной структурой,
технологическая база развития современных архитектур.
Англоязычная
статья, описывающая архитектуру кэш памяти.
Обзоры
всех видов памяти, включая кэш память.
Сайты
магистров прошлых лет:
http://www.masters.donntu.edu.ua/t2005/fvti/siluanov/
Cайт магистра ДНТУ Силуанова А.Ф.
Тема магистерской работы: «Автоматизированное проектирование микропрограммных
автоматов Мили с преобразованием объектов в базисе FPGA»
http://www.osp.ru/text/302/184302.html
Статья называется
«Адаптивный алгоритм замещения кэша с результатами, лучшими, чем у LRU» (Outperforming LRU with an Adaptive Replacement Cache Algorithm).
Сравнение долей промахов для
алгоритма LRU и случайного алгоритма
замещения при нескольких размерах кэша и разных ассоциативностях при размере
блока 16 байт.
Алгоритмы замещения страниц:
Оптимальный алгоритм: Алгоритм NRU - не
использовавшаяся в последнее время страница. Алгоритм FIFO - первым прибыл
- первым выбыл.
Встроенные системы TelmaLab.
Выборка, размещение и замещение страниц. Алгоритмы замещения страниц FIFO, LRU, NFU.
Системы управления базами
данных. Задача оптимизации алгоритма замещения сводится к максимизации
вероятности нахождения искомых данных на верхних уровнях иерархической системы
памяти.
D-кэш первого уровня, использующий
FIFO-алгоритм замещения данных и сквозную запись. В
качестве алгоритма замещения строк в нем используется псевдо-LRU.
Алгоритм отображения адресов
основной памяти в кэш-память. Алгоритм записи данных и команд из кэш-памяти в
основную память. Алгоритм замещения строки.
Алгоритмы замещения страниц.
Глобальный алгоритм замещения в случае возникновения исключительной ситуации.
Использование алгоритма замещения FIFO.
Сайт факультет молекулярной
и биологической физики МФТИ. Стратегии управления страничной памятью: выборки,
размещения и замещения страниц. Алгоритмы замещения страниц: FIFO, OPT, LRU и другие.
Улучшенные алгоритмы
замещения в кэш-памяти.
Сайт факультет информатики
ТГУ: Анализ и оптимизация распределенных структур данных.
Презентационная страница по
созданию модуля, реализующего алгоритм замещения, для симулятора.
Модели распределения памяти.
Алгоритмы замещения областей памяти.
Подкачка. Выборка,
размещение и замещение страниц. Алгоритмы замещения страниц. Организация
ввода-вывода. Устройства ввода-вывода.
Сайт Одесского национальный
университет им. И.И. Мечникова.
Детальное исследование
платформ с помощью тестового пакета.
Организация алгоритма замещения строк кэша (pseudo-LRU) явно
отличается от таковой в процессорах семейств
LRU Last (Least) Recently Used,
"наиболее давно использовавшийся" (алгоритм замещения блоков
информации в двухуровневой памяти).
Алгоритмы замещения FIFO, LRU. Проблемы
поддержания когерентности. Организация протоколов. Протокол DASH. Протокол MESI.Схемы
управления памятью.
Статья об универсальности рангового распределения.
Алгоритмы замещения страниц в
ОЗУ. Решение классических задач синхронизации процессов на Delphi, Java, C++.
Ссылки на ресурсы по управляющим автоматам:
http://www2.ele.ufes.br/~ailson/digital2/cld/chapter8/chapter08
Данный ресурс представляет собой главу электронной
книги по электронике (вот такая тавтология).
http://web.cs.mun.ca/~paul/cs3724/material/web/notes/node21.html
Как видно из названия - представляет собой ссылку в
электронной энциклопедии на цифровые автоматы.
http://www.absoluteastronomy.com/encyclopedia/f/fi/finite_state_machine.htm
Ссылка на еще одну цифровую энциклопедию.
http://www.cs.uiowa.edu/~jones/arch/fall99/notes/03.html
Ссылка на сайт университета Айовы, а именно - на
лекции по электронике.
http://www.elis.ugent.be/digital/?q=node/5
Очередная ссылка на ресурс связанный с разработкой
цифровых устройств.
http://www.dlsi.ua.es/~mlf/nnafmc/pbook/node12.html
Рассматривает теорию цифровых автоматов, и их основные
модели (принятые в зарубежной практике).
http://www2.ele.ufes.br/~ailson/digital2/cld/chapter12/chapter12.doc1.html
Еще один ресурс, связанный с разработкой цифровых
автоматов. Рассматривается реализация на микросхемах программируемой логики.
http://www-1g.cs.luc.edu/~van/cs260/">CS260
Ссылка на ресурс, содержащий широкий набор статей по
теме цифровых технологий.