Библиотека материалов по теме выпускной работы
-
Подсистема моделирования кэширования данных с помощью учебно-отладочного стенда EV8031/AVR.
Авторы: Лебединский А.А., Самощенко А.В.
Описание: Рассмотрена структура учебно-отладочного стенда EV8031/AVR. По результатам анализа структуры и работы кэш-памяти промоделирован один из алгоритмов кэширования.
Источник: Электронный архив ДонНТУ
-
Характеристики микроядерных операционных систем в сравнении с другими видами архитектур ОС
Авторы: Дмитрук C.C., Лебединский А.А., Теплинский С.В.
Описание: Рассматривается общая классификация подходов к структурированию составляющих частей операционных систем. Выполняется краткое сравнение систем на основе микроядра с другими архитектурами. Приводятся основные характеристики микроядерных систем, которые определяют их уникальные по сравнению с другими архитектурами свойства.
Источник: Электронный архив ДонНТУ
-
Оценка эффективности алгоритмов работы кэш-памяти мультипроцессора с помощью имитационного моделирования
Авторы: Сорока Т.Е., Фельдман Л.П., Михайлова Т.В.
Описание: Рассматриваются различные подходы к моделированию вычислительных систем. Приводится схема имитационной модели кэш-памяти мультипроцессора и описание ее реализации. Представлены полученные в результате моделирования зависимости производительности системы от организации кэш-памяти.
Источник: Материалы 4-й международной научно-технической конференции "Моделирование и компьютерная графика - 2011". Донецк, 5-8 октября 2011 г. Стр. 246-250.
-
Модель рабочей нагрузки для системы моделирования иерархической памяти мультипроцессора и ее применение для оценки эффективности протоколов когерентности кэш-памяти
Авторы: Сорока Т.Е., Фельдман Л.П.
Описание: Описывается структура и функциональность имитационной модели мультипроцессора с общей (разделяемой) памятью, предназначенной для моделирования и оценки эффективности протоколов когерентности кэш-памяти на основе наблюдения. Детально рассматривается модель рабочей нагрузки, которая позволяет тестировать алгоритмы поддержки когерентности на различных трассах обращений к памяти. Дается оценка временной сложности модели.
Источник: Электронный архив ДонНТУ
-
Исследование архитектуры кэша сетевых процессоров
Авторы: Грищенко В.И., Ладыженский Ю.В.
Описание: Рассмотрены аналитическая модель сетевых процессоров пакетной обработки данных (СП) и методика исследования влияния архитектуры кэша на производительность СП. Методом моделирования на тестовом наборе приложений получены оценки оптимальных объемов кэша команд и данных.
Источник: Харьков, «ХАИ» \\Радиоэлектронные и компьютерные системы;6 (25)
-
Explaining Dynamic Cache Partitioning Speed Ups в
Авторы: Miquel Moreto, Francisco J. Cazorla, Alex Ramirez, Mateo Valero
Описание: Разделение кэша было предложено как интересная альтернатива традиционным политикам замещения совместно используемых уровней кэша в современной архитектуре CMP: пропускная способность улучшена за счет разумной стоимости. Однако, эти новые политики представляют различные поведения в зависимости от приложений, которые работают в архитектуре.
Источник: http://people.ac.upc.edu/fcazorla/articles/mmoreto_ieeecal_2007.pdf
-
Обзор протоколов когерентности кэш-памяти.
Авторы: Сорока Т.Е.;, Фельдман Л.П., Михайлова Т.В.
Описание: Приведена постановка проблемы когерентности кэш-памяти для мультипроцессорных систем с общей памятью, рассмотрена возможность ее решения на аппаратном уровне с помощью реализации протоколов когерентности. Дана классификация протоколов когерентности и краткий обзор их исследований. Рассмотрены схемы протокола MESI и протокола на основе “полного справочника”, приведена их сравнительная характеристика. Сделаны выводы об эффективности рассмотренных протоколов.
Источник: Электронный архив ДонНТУ
-
Анализ когерентности кэш-памятей для повышения эффективности тестирования подсистемы памяти
Авторы: Рудометов В.В., Семенов В.С.
Описание: Статья, посвященная анализу протоколов когеернтности.
Источник: Сборник научно-технических трудов «Высокопроизводительные вычислительные системы и микропроцессоры». – М.: ИМВС РАН, №4, 2003. – С.3-8.
-
Метод анализа структур микропрограммных автоматов с произвольным включением кэш-памяти
Авторы: Баркалов А.А., Бабаков Р.М., Кхальфауи Нэжиб бен Хамади
Описание: Various variants of placement of the cache memory in structure of a microprogram automaton are considered. Analytical expressions of definition of average duration of clock tick for the considered structures are obtained. The algorithm of definition of average duration of clock tick of a microprogram automaton with arbitrary placement of the cache memory is formulated.
Источник: Наукові праці Донецького національного технічного університету, серія «Інформатика, кібернетика та обчислювальна техніка»,вып. 8 (120), Донецк, ДонНТУ, 2007. – С.22-31.
-
Cache Coherence Protocol Design for Active Memory Systems
Авторы: Chaudhuri M., Kim D., Heinrich M.
Автор перевода: Лебединский А.А.
Описание: Статья посвящена разработке протокола когерентности кэш-памяти для мультипрцессорной системы с активной памятью. Прводится реализация протокола и методика оценки его эффективности.
Источник (англ.): http://www.csl.cornell.edu/~heinrich/papers/PDPTA.pdf