ДонНТУ Портал магистров
Магистр ДонНТУ Сорока Тарас Евгеньевич

Сорока Тарас Евгеньевич

Факультет компьютерных наук и технологий

Кафедра прикладной математики и информатики

Специальность «Программное обеспечение автоматизированных систем»

    Тема магистерской работы:

Анализ эффективности иерархической памяти

Научный руководитель: д.т.н., профессор Фельдман Лев Петрович

Резюме Биография Реферат Библиотека Ссылки Отчет о поиске Индивидуальный раздел

Библиотека

        Собственные публикации и доклады

  1. Обзор протоколов когерентности кэш-памяти
    Авторы:   Сорока Т.Е., Фельдман Л.П., Михайлова Т.В.
    Описание:   В статье описывается проблема когерентности кэш-памяти в мультипроцессорных системах. Приведены способы разрешения проблемы когерентности. Рассмотрена классификация протоколов когерентности и примеры алгоритмов протоколов. Показаны особенности различных классов протоколов, сделан вывод о целесообразности применения различных классов протоколов.
    Источник:   Iнформацiйнi управляючi системи та комп`ютерний монiторiнг / Матерiали II всеукраїнської конференцiї студентiв, аспiрантiв та молодих вчених – 11-13 квiтня 2011р., Донецьк, ДонНТУ – 2011, с. 168-172
  2. Мировой рынок микропроцессоров
    Автор:   Сорока Т.Е.
    Описание:   Рассмотрены наиболее распространенные модели современных процессоров и дано их сравнение. Проанализирована ситуация на рынке процессоров и динамика его изменения.
    Источник:   Доклад по курсу «Современные информационные технологии и компьютерный рынок», 2010г., ДонНТУ, Донецк
  3.     Перевод статьи

  4. Протоколы когерентности кэш-памяти: оценка с использованием имитационной модели мультипроцессора
    Авторы:   Archibald J., Baer J.
    Перевод:   Сорока Т.Е.
    Описание:   Первоисточник по анализу протоколов когерентности кэш-памяти. Статья посвящена рассмотрению и описанию протоколов наблюдения когерентности кэш-памяти для систем с общей памятью на основе разделяемой шины. Приводится схема имитационной модели мультипроцессора и сравнительная характеристика протоколов когерентности, полученная с помощью имитационного моделирования. Представлен частичный перевод статьи: разделы 1, 2.1, 2.2, 2.3, 2.4, 3.
    Источник:   http://www.cs.utah.edu/~ritwik/papers/p273-archibald.pdf
  5.     Тематические статьи

  6. Реализация параллельного алгоритма построения марковских моделей
    Авторы:   Фельдман Л.П., Михайлова Т.В., Ролдугин А.В.
    Описание:  Предлагаются методы анализа и синтеза высокопроизводительных вычислительных систем. Оцениваются аналитические методы оценки их эффективности.
    Источник: Наукові праці ДонНТУ. Cерія «Інформатика, кібернетика та обчислювальна техніка», 2009, №10, с. 17-20
  7. Оценка эффективности высокопроизводительных вычислительных систем с использованием аналитических методов
    Автор:   Михайлова Т.В.
    Описание:  Приводится классификация методов анализа и синтеза высокопроизводительных вычислительных систем и их литерартурный обзор.
    Источник: Моделирование и компьютерная графика: Материалы 2-й международной научно-технической конференции, г. Донецк, 10-12 октября 2007 г. – Донецк, ДонНТУ, Министерство образования и науки Украины, 2007. – с. 222-223
  8. Анализ когерентности кэш-памятей для повышения эффективности тестирования подсистемы памяти
    Авторы:   Рудометов В.В., Семенов В.С.
    Описание:  Статья, посвященная анализу протоколов когеернтности. В работе представлен подход к верификации подсистемы памяти, основанный на проверке когерентности кэш-памятей всех уровней.
    Источник:   http://www.ict.edu.ru/ft/002138/sb4_page3_8.pdf
  9. Анализ стратегии замещения данных Random в устройстве управления с кэш-памятью ассоциативного типа
    Авторы:   Ковальов С.А., Шишко С.Н.
    Описание:  В статье приведен анализ стратегии замещения Random в кэш-памяти. Приводится структурная схема КМУУ с кэш-памятью. Описывается алгоритм работы контроллера кэш-памяти
    Источник:   Наукові праці Донецького національного технічного університету. Серія: Інформатика, кібернетика та обчислювальна техніка. 2008, №9.
  10. Reducing Memory and Traffic Requirements for Scalable Directory-Based Cache Coherence Schemes
    Авторы:   Anoop Gupta, Wolf-Dietrich Weber, Todd Mowry
    Описание:  Объемная статья, посвященная проблеме снижения нагрузки на коммуникацилнную среду в системах, поддерживающих когерентность кэш-памяти. В качестве алгоритмической основы систем рассматриваются протоколы когерентности на основе справочников.
    Источник:  http://www.cs.uiuc.edu/class/sp08/cs533/reading_list/1c.pdf
  11. Lamport Clocks: Verifying a Directory Cache-Coherence Protocol
    Авторы:   Manoj Plakal, Daniel J. Sorin, Anne E. Condon, Mark D. Hill
    Описание:  Статья посвящена верификации протокола когерентности на основе справочника с использованием виртуальных часов Лампорта
    Источник:  http://www.cs.wisc.edu/multifacet/papers/spaa98_lamport_pdf.pdf
  12. Cache Coherence Protocol Design for Active Memory Systems
    Авторы:  Chaudhuri M., Kim D., Heinrich M.
    Описание:  Статья посвящена разработке протокола когерентности кэш-памяти для мультипрцессорной системы с активной памятью. Прводится реализация протокола и методика оценки его эффективности.
    Источник:  http://www.csl.cornell.edu/~heinrich/papers/PDPTA.pdf
Резюме Биография Реферат Библиотека Ссылки Отчет о поиске Индивидуальный раздел